职位&公司对比
职位详情
- 北京
- 在校/应届
- 硕士
- FPGA开发
- Verilog
- IC验证
1.负责先进IP的验证工作,参与最先进的400G/800G Ethernet,PCIe5.0/6.0, UCIe, DDR5,等IP的验证工作。 2.使用UVM方法学,开发和改进验证环境, 包括开发和维护UVC, tesBOSS直聘tcase, coverage. 3.参与验证计划的制定,以及各个阶段的review。 4.参与基于5nm,7nm,14nm各个节点的IP开发,FPGA原型boss验boss证,以及软硬件联合验证。 任职要求: 1. 2025年应届硕士及以上学历。 2. 了解UVM验证方法学,了解Systemverilog语言 3. 了解高速接口原理。 4. 了解常用的EDA验证和开发环境。 具备以下条件的,优先考虑: 1.了解Ethernet/PCIEBOSS直聘/DDR/OTN/UCIe其中一种接口。 2.具有FPGA开发经验。 3. 有相关岗位的实习经验。 4. 良好的英文写作和沟通能力。
职位详情
- 北京
- 在校/应届
- 硕士
- Shell
- Verilog
- Perl
- IC验证
- 芯片设计
- Python
岗位职责: 1.从事处理器芯片验证工作,与设计工程师密切合作,制定测试方案; 2.开发和维护模块级以及芯片kanzhun级和验证环境,编写测试用例,跟踪测试需求; 3.分析覆盖率数据,编写相关文档和报告。 任职条件: 1.掌握Verilog & SystemVerilog 等硬件设计验证语kanzhun言; 2.熟练使用逻辑仿真及调试工具,如VCS, NCSIM, Verdi等; 3.熟练使用脚本语言进行设计工具及环境开发如Perl,Python,Shell,TkanzhunCL等; 4.熟悉掌握VMM/OVM/UVM等高级验证方法学,能基于此验证方法学搭建模块及系统验证环境; 5.有成功的Tapeout经验或CPU相关研发经验者优先。
技能解析
- FPGA开发
- 英文写作
- 沟通能力
- FPGA
- 开发经验
- PCIE
- 良好的英文
- 开发环境
- 验证工作
- 验证方法学
数据来自CSL职业科学研究室
技能解析
- 测试方案
- 脚本语言
- 密切合作
- 设计工程
- 测试用例
- 编写测试用例
- NCSIM
- 调试工具
- 研发经验
- 设计验证
- 验证工作
- 验证方法学
数据来自CSL职业科学研究室
工作时间
工作时间
公司福利
- 节日福利
- 餐补
- 带薪年假
- 加班补助
- 股票期权
- 年终奖
- 定期体检
- 补充医疗保险
- 五险一金
公司福利
- 五险一金
- 定期体检
- 年终奖
- 带薪年假
- 节日福利